SPARC64 II
SPARC64 II | |||
---|---|---|---|
Mikroprosessor | |||
Produsert | November 1996–1998 | ||
Produsent | Fujitsu og HAL Computer Systems | ||
Klokkefrekvens | 141 og 161 MHz | ||
Kjerne | SPARC versjon 9 |
SPARC64 II, også kalt SPARC64+, var en 64-bit mikroprosessor som ble lansert i november 1996 av Fujitsu og HAL Computer Systems, basert på spesifikasjonen SPARC Versjon 9.[1] SPARC64 II var en videreutvikling av SPARC64. SPARC64 II ble implementert i form av seks ulike brikker: Mikroprosessoren, MMU og fire brikker for cache-RAM.
Mikroprosessoren ble fabrikkert av Fujitsu i deres CS-60 prosess, en 350 nanometers, 5-lags CMOS prosess.[2] Reduksjonen i transistorenes størrelse fra 400 nanometer i SPARC64, reduserte også størrelsen på brikkene. Størrelsene på brikkene var henholdsvis 202 mm² (mikroprosessoren), 103 mm² (MMU) og 84 mm² (Cache-RAM).[2]
SPARC64 II ble lansert i hastigheter på 141 og 161 MHz, og ble brukt av Fujitsu i arbeidsstasjonene HALstation Model 375 (141 MHz) og Model 385 (161 MHz), som ble introdusert i henholdsvis november og desember 1996. SPARC64 II ble i 1998 erstattet av SPARC64 III.
SPARC64 II hadde høyere ytelse enn sin forgjenger gjennom høyere klokkefrekvens, men også gjennom endringer i mikroarkitekturen som gjorde at den utførte flere instruksjoner per klokkepuls.
- Størrelsen på nivå-0 (L0) instruksjons-cache ble doblet til 8 KB.
- Antallet fysiske registre ble økt fra 116 til 128 og antallet register-filer fra fire til fem.
- Antallet «inngangsporter» i prosessorens branch history table ble doblet til 2,048.
En ytelsestest av Fujitsus to arbeidsstasjoner i 1996, forsynt med operativsystemet SPARC64/OS 2.4.6, ga 7.43 SPECint95 / 12.2 SPECfp95 for 141 MHz modellen og 8.4 SPECint95 / 13.6 SPECfp95 for 161 MHz modellen.[3]
Referanser
- v
- d
- r
32-bit
32-bit
64-bit